19Е043ВЛСИ - Пројектовање VLSI система
Спецификација предмета | ||||
---|---|---|---|---|
Назив | Пројектовање VLSI система | |||
Акроним | 19Е043ВЛСИ | |||
Студијски програм | Електротехника и рачунарство | |||
Модул | модул Електроника и дигитални системи | |||
Тип студија | основне академске студије | |||
Наставник (предавач) | ||||
Наставник/сарадник (вежбе) | ||||
Наставник/сарадник (ДОН) | ||||
Број ЕСПБ | 6.0 | Статус предмета | обавезан | |
Условљност другим предметима | ||||
Циљеви изучавања предмета | Упознавање са "front end" методологијом пројектовања VLSI система, основама језика за опис хардвера, програмабилним компонентама. Разумевање фаза у пројектовању VLSI система, анализе комплексности система и модуларног пројектовања. Оспособљавање за рад са софтверским пакетима за пројектовање VLSI система, FPGA имплементацију, тестирање и вођење документације пројекта. | |||
Исходи учења (стечена знања) | Студенти су упознати са "front end" методологијом пројектовања VLSI система и оспособљени за пројектовање и FPGA имплементацију VLSI система средње сложености. | |||
Садржај предмета | ||||
Линк ка страници предмета | http://tnt.etf.bg.edu.rs/~19e043vlsi/ | |||
Садржај теоријске наставе | Језици за опис хардвера: дијаграм тока HDL пројектовања. Verilog HDL и VHDL. Основне конструкције VHDL-а. Нивои пројектовања, задавање временских параметара. VHDL код за вишеструку употребу. Врсте симулација. Пројектовање структура за тестирање, аутоматско генерисање тест вектора (ATPG). Програмабилна кола, преглед актуелних FPGA фамилија, упознавање са алатима, практични аспекти пројектовања. | |||
Садржај практичне наставе | Лабораторијске вежбе, израда пројекта (VHDL) и FPGA имплементација VLSI система средње сложености (Xilinx или Altera развојне плоче). | |||
Литература | ||||
| ||||
Број часова активне наставе недељно током семестра/триместра/године | ||||
Предавања | Вежбе | ДОН | Студијски и истраживачки рад | Остали часови |
2 | 1 | 2 | ||
Методе извођења наставе | Предавања - Power Point презентацијe. У оквиру практичне наставе се студенати упознају са алатима за пројектовање и FPGA имплементацију VLSI система. Лабораторија - 3 лабораторијске вежбе и самостални рад на изради пројекта. | |||
Оцена знања (максимални број поена 100) | ||||
Предиспитне обавезе | Поена | Завршни испит | Поена | |
Активности у току предавања | 0 | Писмени испит | 50 | |
Практична настава | 10 | Усмени испит | 0 | |
Пројекти | 40 | |||
Колоквијуми | 0 | |||
Семинари | 0 |