13Е044УПВ - Увод у пројектовање VLSI система
Спецификација предмета | ||||
---|---|---|---|---|
Назив | Увод у пројектовање VLSI система | |||
Акроним | 13Е044УПВ | |||
Студијски програм | Електротехника и рачунарство | |||
Модул | модул Електроника | |||
Тип студија | основне академске студије | |||
Наставник (предавач) | ||||
Наставник/сарадник (вежбе) | ||||
Наставник/сарадник (ДОН) | ||||
Број ЕСПБ | 6.0 | Статус предмета | изборни | |
Условљност другим предметима | ||||
Циљеви изучавања предмета | Упознавање са "front end" методологијом пројектовања VLSI система, основама језика за опис хардвера, програмабилним компонентама. Разумевање фаза у пројектовању VLSI система, анализе комплексности система и модуларног пројектовања. Оспособљавање за рад са софтверским пакетима за пројектовање VLSI система, имплементацију у FPGA чиповима, тестирање и вођење документације пројекта. | |||
Исходи учења (стечена знања) | Студенти су упознати са "front end" методологијом пројектовања VLSI система и оспособљени за пројектовање, верификацију и FPGA имплементацију VLSI система средње сложености. | |||
Садржај предмета | ||||
Линк ка страници предмета | http://tnt.etf.bg.edu.rs/~oe4upv | |||
Садржај теоријске наставе | Језици за пројектовање хардвера: дијаграм тока HDL пројектовања. Verilog HDL и VHDL. Основне конструкције VHDL-а. Нивои пројектовања, модел понашања система, структурни модел, задавање временских параметара. Симулација и верификација. Пројектовање VLSI система коришћењем FPGA чипова: преглед актуелних FPGA фамилија, упознавање са алатима, практични аспекти пројектовања. | |||
Садржај практичне наставе | Лабораторијске вежбе, израда пројекта (VHDL) и имплементација VLSI система средње сложености (Xilinx, Spartan 3Е плоче). | |||
Литература | ||||
| ||||
Број часова активне наставе недељно током семестра/триместра/године | ||||
Предавања | Вежбе | ДОН | Студијски и истраживачки рад | Остали часови |
2 | 1 | 2 | ||
Методе извођења наставе | Предавања - Power Point презентацијe. У оквиру практичне наставе се студенати упознају са алатима за пројектовање и FPGA имплементацију VLSI система. Лабораторија - 3 лабораторијске вежбе и самостални рад на изради пројекта. | |||
Оцена знања (максимални број поена 100) | ||||
Предиспитне обавезе | Поена | Завршни испит | Поена | |
Активности у току предавања | 0 | Писмени испит | 50 | |
Практична настава | 10 | Усмени испит | 0 | |
Пројекти | ||||
Колоквијуми | 0 | |||
Семинари | 40 |